金瓶梅在线观看,岳的大肥屁熟妇五十路,日本一区二区在线播放,av无码专区,青草全福视在线

訓練營 數字集成電路(lu)前端(duan)設計就(jiu)業培訓班(ban)

135 人關(guan)注

通過本(ben)課程的(de)學(xue)習(xi),使學(xue)員在掌握數字(zi)集成電路設(she)(she)計的(de)基本(ben)要(yao)領,熟悉操作系統和(he)(he)硬件描述(shu)語言HDL,熟練使用邏輯綜合仿真工(gong)具(ju)和(he)(he)仿真工(gong)具(ju),并學(xue)會(hui)IC設(she)(she)計公司的(de)團隊分工(gong)與(yu)合作,相(xiang)當(dang)于一年以上的(de)數字(zi)電路設(she)(she)計水平和(he)(he)經驗。

課程購買有疑問?

(0/4)
數字集成電(dian)路前端設計(ji)就業(ye)培訓班
   課程目標

  通(tong)過本課程的學習,使(shi)學員在(zai)掌握數(shu)字集成(cheng)電路(lu)設計(ji)(ji)的基本要領,熟悉操作(zuo)系統和硬件描述語言(yan)HDL,熟練使(shi)用邏輯綜合仿真工(gong)具和仿真工(gong)具,并學會(hui)IC設計(ji)(ji)公司的團(tuan)隊分工(gong)與合作(zuo),相當于一年以上的數(shu)字電路(lu)設計(ji)(ji)水(shui)平(ping)和經驗。

  培養對象

  1.理工科背景,有志于數字集成電路設計工作的學生和轉行人員;
  2.需要充電,提升技術水平和熟悉設計流程的在職人員;
  3.集成電路設計企業的員工內訓。

★ 可以通過培訓快速進去進入IC行業(ye)的專業(ye):

  • 集(ji)成電(dian)(dian)(dian)路工程、微電(dian)(dian)(dian)子、電(dian)(dian)(dian)子與通(tong)信(xin)工程、電(dian)(dian)(dian)子科學與技(ji)術、電(dian)(dian)(dian)路與系統、

  • 電子信息(xi)工程(cheng)、計算機科學與技術、軟件工程(cheng)、

  • 光學工(gong)程(cheng)、控制(zhi)工(gong)程(cheng)、電(dian)氣工(gong)程(cheng)、

  • 材料類、

  • 物理類

  • 機械類

  • 化學類

  • ......等理工科專(zhuan)業

   就業服務

面試筆試題詳細講解

簡歷打磨

模擬面試

公(gong)司(si)(si)內(nei)部推薦(部分公(gong)司(si)(si)直(zhi)接安排面試),秉承16年積累的企業客戶合作人脈,2000多家企業和曙海(hai)建立(li)了長期人才合作關系,若企業有用人需求,我們可以直(zhi)接內(nei)推。

未來職業規劃

   授課方式

在線直(zhi)播授課+服務器登錄實訓,也可以線下現場培訓。

督導老師每天跟蹤學習情況,充分調動你的學習激情

每天有資深的IC老司機帶著你學習做(zuo)項目(mu),

你唯一需要保障的只是時間(jian)和堅持。

   教學優勢

  曙海教育的數字集成電路設計課程培養了大批受企業歡迎的工程師。大批企業和曙海
建(jian)立了良好(hao)的(de)合作(zuo)關(guan)系。曙海(hai)教育的(de)數(shu)字集成(cheng)電路設計(ji)課程在業內有著響亮的(de)知名(ming)度。

  本課程,秉(bing)承16年積累的(de)教學品質,以IC項目實(shi)現為(wei)導向,老師(shi)將(jiang)會與您(nin)分享數字芯片(pian)設計的(de)全流程以及Synopsy和Cadence公(gong)司EDA工具的(de)綜合使用經驗、技巧。

  本(ben)課(ke)程,以實戰(zhan)貫(guan)穿始(shi)終,讓您絕對受(shou)益匪淺!

   入學要求

        學員學習本課程應具備下列基礎知識:
        ◆電路系統的基本概念。

   上課時間
最近開課時間:2020年11月30日
   質量保障
       ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作
        
        專注高端培訓17年,曙海提供的課程得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。
   師資團隊
趙老師

大規模集成電路設計專家,10多年超大規模電路SOC芯片設計和版圖設計經驗,參與過DSP、GPU、DTV、WIFI、手機芯片、物聯網芯片等芯片的研發。精通CMOS工藝流程、版圖設計和布局布線,精通SOC芯片 設計和版圖設計的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設計、驗證、DFT、PD、流片經驗。
熟練掌握版圖設計規則并進行驗證及修改;熟練掌握Unix/Linux操作系統;熟悉CMOS設計規則、物理設計以及芯片的生產流程與封裝。

王老師

資深IC工程師,十幾年集成電路IC設計經驗,精通chip的規劃、數字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設計與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網絡芯片、手機芯片等等。
從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設計,
熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設計。

張老師

從事數字集成電路設計10余年,精通CMOS工藝流程、版圖設計和布局布線,精通VERILOG,VHDL語言,
擅長芯片前端設計和復雜項目實施的規劃管理,其領導開發的芯片已成功應用于數個國際知名芯片廠商之產品中。豐富的芯片開發經驗,對于現今主流工藝下的同步數字芯片設計技術和流程有良好把握。長期專注于內存控制器等產品的研發,擁有數顆規模超過百萬門的數字芯片成功流片經驗.

更多師資力量請見

      ◆  本課程實戰演練使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯合從頭至尾強化練習整個芯片的生成過程,強調實戰,實戰,還是實戰!

      ◆  免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設計和練習!
       
      ◆  贈送每個工具用到的流片廠工藝庫和技術文件。

      ◆  企業化項目管理方案。

   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、課程完成后,授課老師留給學員手機和Email,保障培訓效果,免費提供半年的技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

        數字集成電路(lu)前端設計培訓班
第一階段

1. Unix/Linux操作系統使用
2. 文本編輯器VIM
3. 數字電路技術基礎
4. 半導體電路和工藝基礎
5. 數字邏輯設計
6. 數字集成電路設計流程
7. Verilog HDL硬件描述語言和電路設計技術與技巧
8. 電路驗證技術以及Modelsim、VCS等驗證工具的使用
9. ASIC和SOC設計導論
10. FPGA設計和驗證初步
11.數字電路驗證
1)驗證平臺的建立
2)功能測試
12.設計綜合(synthesys)
13.掃描鏈生成
14.仿真測試
1)DFT
2)ATPG
15.靜態時序分析(STA)
16.項目實戰:
1)RTL coding
2)狀態機中斷處理
3)testbench 建立
4)Testcase創建
17.項目實戰二:
1)RTL coding
2)通訊數據協議E1
3)異步電路處理
4)算法
5)CPU控制
6)Testbench建立和testcase
7)綜合和DFT
8)STA
18.數字前端全流程設計工具
19.相關工藝庫文件IC技術
20. 邏輯綜合初步以及SYNOPSYS DC等綜合工具的使用
21. 可測性設計技術

重點講解數字電路設計的綜合技術的基本概念,綜合流程和工程經驗,使學員掌握基于synopsys DC的綜合技巧。
內容包括:
綜合機理的分析;組合電路和時序電路實現規則和實例分析;基于tcl綜合的流程,優化處理和調試技術;綜合處理與后端流程的聯系;可綜合代碼技術;需深入研究的內容;LPC 接口模塊綜合實驗
ASIC DFT技術
介紹可測試設計技術,使學員掌握基于Synopsys DFT 的可測性電路設計方法
內容包括:
背景分析;組合電路和時序電路的測試;可測試設計;需深入研究的內容;DFT compile 使用(基于TCL的可測試性設計流程);LPC接口模塊DFT實驗
ASIC 靜態時序分析技術
介紹靜態時序分析技術;使學員掌握基于Synopsysy PrimeTime的靜態時序分析技術。
內容包括:
背景分析;電路時序分析的基礎內容;工具的使用;靜態時序分析模式選擇;注意事項及需深入研究的內容;LPC接口模塊實驗
一致性驗證(Formal)技術介紹
介紹一致性驗證技術,使學員了解基于Synopsys Formality 的一致性驗證方法
內容包括:
背景分析;工具的使用介紹
22.形式驗證技術。基于Formality的形式驗證方法、基于匹配策略的形式驗證技術、基于TCL的形式驗證過程。

23、功耗控制技術。基(ji)(ji)于(yu)PrimePower的(de)(de)(de)功(gong)耗(hao)(hao)(hao)分(fen)(fen)析技(ji)術(shu),基(ji)(ji)于(yu)Power Compiler的(de)(de)(de)時(shi)鐘(zhong)門控(kong)技(ji)術(shu)、基(ji)(ji)于(yu)數字單元庫的(de)(de)(de)功(gong)耗(hao)(hao)(hao)分(fen)(fen)析方法、基(ji)(ji)于(yu)TCL的(de)(de)(de)功(gong)耗(hao)(hao)(hao)分(fen)(fen)析等多(duo)種功(gong)耗(hao)(hao)(hao)分(fen)(fen)析方法和時(shi)鐘(zhong)門控(kong)技(ji)術(shu)的(de)(de)(de)實現。

24、LAYOUT設計流程。基于(yu)ASTRO的(de)芯片Layout技術及基于(yu)SPEF反標(biao)提取的(de)PostLayout相關數字(zi)流程,包含在PostLayout中的(de)網表提取、參數提取、形式(shi)驗證、靜態實現驗證、門級功(gong)能仿(fang)真、功(gong)耗分析,以及Layout驗證(DRC、LVS)等技巧。

25、UWB項目開發過程中的各種電路優化手段

26、UWB項目介紹。立(li)項分析、實現方(fang)案的規劃(hua)。

27、VLSI系統的設計方法學。時序分析(xi)法、基于Snopsys EDA Tools Chain實現的完(wan)整ASIC設(she)計流程、數字設(she)計庫的介紹,分析(xi)、創(chuang)建,及使用。

28、編碼及仿真技巧。編(bian)碼規范、RTL驗證仿真技(ji)術(shu)、門級仿真技(ji)術(shu)。

29、ASIC設計流程的高級話題。例如跨時鐘域信號的處理,同步撫慰電路設計及相關流程處理等設計技巧。
30. 項目設計實訓:
大型實訓項目一.Sigma-Delta小數分頻器設計、驗證與綜合
大型實訓項目二.DVI編碼器/解碼器設計、驗證與綜合

第二階段

課程內容

詳細內容

1.異步電路設(she)計方法學

跨時鐘域(yu)的異(yi)步電路(lu)設計

上機實踐

2.SoC項目介紹

芯(xin)(xin)片(pian)產品全周(zhou)期/芯(xin)(xin)片(pian)設計流程(cheng)實訓(xun)項目芯(xin)(xin)片(pian)介紹/芯(xin)(xin)片(pian)規格書介紹

芯片詳細設計

AMBA總線介紹

基(ji)于AHB/APB Slave設計(ji)

基本的驗證概念(TB/TC/Makefile/regression等)

?

?

3.項目一:

SRAM控制器設計

公司編碼風格

SRAM memory的(de)接口時序(xu)

SRAM控制器(qi)的功(gong)能架構(gou)和微架構(gou)設(she)計

SRAM控制器(qi)的功(gong)能(neng)劃(hua)分

SRAM控制(zhi)器(qi)的低功耗設計

SRAM控(kong)制器(qi)的RTL代(dai)碼實現

SRAM控制器(qi)的(de)功能邏輯仿(fang)真(zhen)

4.項目二:

eFlash控(kong)制器設計(ji)

公司編碼風格

eflash的接口(kou)時序

eFlash控制器的功(gong)能(neng)架(jia)構和微架(jia)構設計

eFlash控制器的軟硬件功能劃分

eFlash控制(zhi)器的RTL代碼實現

eFlash控制器的(de)功能邏(luo)輯仿真

?

?

5.項目三:

SD-Host控制器設計

SD協議介紹

SD Host控制器的(de)設計架構和微架構

SD Host控制(zhi)器(qi)的狀態機設(she)計

SD Host控制器的(de)內部DMA設計

SD Host控制器的功能劃分和RTL實現

SD Host控(kong)制器(qi)的(de)功(gong)能(neng)邏輯仿真

?

6.低(di)功耗設計方(fang)法學

常用低功耗設計介紹

Clock gating 基礎

Power Gating 基礎

?

?

?

7.數字邏輯(ji)綜合技(ji)術

邏輯綜合基本流程

庫文件準(zhun)備及設計讀(du)入(ru)

時序及環境約束

綜合優化技術

綜合輸出結果分析

IP的邏輯綜合分析

SRAM控制器(qi)的RTL邏輯綜合

eFlash控制器的RTL邏輯綜合

SD Host控制器的RTL邏輯綜合

?

8.就業服務

數字前端筆試(shi)面試(shi)題講解

打磨簡歷

模擬面試

就業推薦

登錄 后發表評論
最新評論
全部 第1節 第2節 第3節(jie) 第4節(jie)
我(wo)的報告 / 所有報告